# Digital Logic Design Experiments Experiment Report

WIREFRAME FORMATION

電機一甲 110310138 劉千榮



#### 數位邏輯設計實習報告

第8週:三位元乘法器

組員 110310138 劉千榮 110310147 王瑞鴻



## 壹、基本題

用VHDL設計一四位元乘法器





#### 實驗原理

使用Quartus prime lite編輯邏輯 間電路,燒入DE-10 stander板子,則可確認電路功能。使用 FPGA內部之乘法器,引用後直接輸出至解七段,最後在七段顯示器上輸出。在完成實驗後,驗證波型輸出,再將其燒錄製至開發板,執行功能驗證。





#### 設計程序

先確認電路功能,畫出真值表並且轉換成布林代數,則可 以使用邏輯閘組合成電路。

#### 模擬驗證

先確認電路功能,畫出真值表並且轉換成布林代數,則可 以使用邏輯閘組合成電路。



# 設計程序 (Verilog HDL)

```
module hw7(a, b, seg7 a, seg7 b, seg7 s 7to4, seg7 s 3to0);
   input [3:0] a;
   input [3:0] b;
   output [6:0] seg7_a;
   output [6:0] seg7 b;
   output [6:0] seg7 s 7to4;
   output [6:0] seg7 s 3to0;
   wire [7:0] s;
   assign s = a * b;
   seg7 a out(a, seg7 a);
   seg7 b out(b, seg7 b);
   seg7 s 7to4 out(s[7:4], seg7 s 7to4);
   seg7 \ s \ 3to0 \ out(s[3:0], \ seg7 \ s \ 3to0);
```



## 接腳設定簡介

本次實驗我們把輸入與輸出端接角以下列表格定義。

| a[3]                | Input  | PIN_AC30 | 5B | B5B_N0 | PIN_AC30 | 2.5 V |
|---------------------|--------|----------|----|--------|----------|-------|
| a[2]                | Input  | PIN_AB28 | 5B | B5B_N0 | PIN_AB28 | 2.5 V |
| a[1]                | Input  | PIN_Y27  | 5B | B5B_N0 | PIN_Y27  | 2.5 V |
| ؎ a[0]              | Input  | PIN_AB30 | 5B | B5B_N0 | PIN_AB30 | 2.5 V |
| ▶ b[3]              | Input  | PIN_AD30 | 5B | B5B_N0 | PIN_AD30 | 2.5 V |
| ▶ b[2]              | Input  | PIN_AC28 | 5B | B5B_N0 | PIN_AC28 | 2.5 V |
| ▶ b[1]              | Input  | PIN_V25  | 5B | B5B_N0 | PIN_V25  | 2.5 V |
| <mark>-</mark> b[0] | Input  | PIN_W25  | 5B | B5B_N0 | PIN_W25  | 2.5 V |
| seg7_a[6]           | Output | PIN_W17  | 4A | B4A_N0 | PIN_W17  | 2.5 V |
| ut seg7_a[5]        | Output | PIN_V18  | 4A | B4A_N0 | PIN_V18  | 2.5 V |
| seg7_a[4]           | Output | PIN_AG17 | 4A | B4A_N0 | PIN_AG17 | 2.5 V |
| seg7_a[3]           | Output | PIN_AG16 | 4A | B4A_N0 | PIN_AG16 | 2.5 V |
| seg7_a[2]           | Output | PIN_AH17 | 4A | B4A_N0 | PIN_AH17 | 2.5 V |
| seg7_a[1]           | Output | PIN_AG18 | 4A | B4A_N0 | PIN_AG18 | 2.5 V |
| seg7_a[0]           | Output | PIN_AH18 | 4A | B4A_N0 | PIN_AH18 | 2.5 V |
| seg7_b[6]           | Output | PIN_AF16 | 4A | B4A_N0 | PIN_AF16 | 2.5 V |
| seg7_b[5]           | Output | PIN_V16  | 4A | B4A_N0 | PIN_V16  | 2.5 V |
| ut seg7_b[4]        | Output | PIN_AE16 | 4A | B4A_N0 | PIN_AE16 | 2.5 V |
| out seg7_b[3]       | Output | PIN_AD17 | 4A | B4A_N0 | PIN_AD17 | 2.5 V |
| seg7_b[2]           | Output | PIN_AE18 | 4A | B4A_N0 | PIN_AE18 | 2.5 V |
| seg7_b[1]           | Output | PIN_AE17 | 4A | B4A_N0 | PIN_AE17 | 2.5 V |
| seg7_b[0]           | Output | PIN_V17  | 4A | B4A_N0 | PIN_V17  | 2.5 V |
| seg7_s_3to0[6]      | Output | PIN_AD21 | 4A | B4A_N0 | PIN_AD21 | 2.5 V |
| seg7_s_3to0[5]      | Output | PIN_AG22 | 4A | B4A_N0 | PIN_AG22 | 2.5 V |
| seg7_s_3to0[4]      | Output | PIN_AE22 | 4A | B4A_N0 | PIN_AE22 | 2.5 V |
| seg7_s_3to0[3]      | Output | PIN_AE23 | 4A | B4A_N0 | PIN_AE23 | 2.5 V |
| seg7_s_3to0[2]      | Output | PIN_AG23 | 4A | B4A_N0 | PIN_AG23 | 2.5 V |
| seg7_s_3to0[1]      | Output | PIN_AF23 | 4A | B4A_N0 | PIN_AF23 | 2.5 V |
| seg7_s_3to0[0]      | Output | PIN_AH22 | 4A | B4A_N0 | PIN_AH22 | 2.5 V |
| seg7_s_7to4[6]      | Output | PIN_AF21 | 4A | B4A_N0 | PIN_AF21 | 2.5 V |
| ut seg7_s_7to4[5]   | Output | PIN_AG21 | 4A | B4A_N0 | PIN_AG21 | 2.5 V |
| seg7_s_7to4[4]      | Output | PIN_AF20 | 4A | B4A_N0 | PIN_AF20 | 2.5 V |
| seg7_s_7to4[3]      | Output | PIN_AG20 | 4A | B4A_N0 | PIN_AG20 | 2.5 V |
| seg7_s_7to4[2]      | Output | PIN_AE19 | 4A | B4A_N0 | PIN_AE19 | 2.5 V |
| seg7_s_7to4[1]      | Output | PIN_AF19 | 4A | B4A_N0 | PIN AF19 | 2.5 V |



## 輸出模擬 (ModelSim)

| <u> </u>  | F | a      | B 0000    | 0000    | 0111    | 1010    | 0001    | 0111    | 0110    | 0001    | 0011    |
|-----------|---|--------|-----------|---------|---------|---------|---------|---------|---------|---------|---------|
|           | ٠ | b      | B 0110    | 01      | 10      | 0001    |         | 1110    |         | 1001    | 0010    |
| *         | ٠ | seg7_a | B 0000001 | 0000001 | 0001111 | 0001000 | 1001111 | 0001111 | 1100000 | 1001111 | 0000110 |
| <u> </u>  | ٠ | seg7_b | B 1100000 | 1100    | 0000    | 1001111 |         | 0110000 |         | 0001100 | 0010010 |
| out.      | Þ | seg7_s | B 0000001 | 0000001 | 000     | 1000    | 0110000 | 0010010 | 1001100 | 0001100 | 1100000 |
| <b>**</b> | Þ | seg7_s | B 0000001 | 0000001 | 0010010 | 0000    | 0001    | 1100000 | 0100100 | 0000    | 0001    |



#### 問題與心得

#### 110310138 劉千榮

基本上如果是使用有內至乘法器的FPGA或CPLD,都 直以直接使用乘法運算子「\*」來直接解決問題。所 以從零到完成大概不用三分鐘,算是非常基本的題目。



#### 壹、進階題

用BDF設計一四位元乘法器





#### 實驗原理

使用Quartus prime lite編輯邏輯 間電路,燒入DE-10 stander板子,則可確認電路功能。使用 FPGA內部之乘法器,引用後直接輸出至解七段,最後在七段顯示器上輸出。在完成實驗後,驗證波型輸出,再將其燒錄製至開發板,執行功能驗證。





#### 設計程序

先確認電路功能,畫出真值表並且轉換成布林代數,則可 以使用邏輯閘組合成電路。

#### 模擬驗證

先確認電路功能,畫出真值表並且轉換成布林代數,則可 以使用邏輯閘組合成電路。



## 設計程序-1/2





# 設計程序-2/2





## 接腳設定簡介

本次實驗我們把輸入與輸出端接角以下列表格定義。

| _ a[3]              | Input  | PIN_AC30 | 5B | B5B_N0 | PIN_AC30 | 2.5 V |
|---------------------|--------|----------|----|--------|----------|-------|
| a[2]                | Input  | PIN_AB28 | 5B | B5B_N0 | PIN_AB28 | 2.5 V |
| a[1]                | Input  | PIN_Y27  | 5B | B5B_N0 | PIN_Y27  | 2.5 V |
| _ a[0]              | Input  | PIN_AB30 | 5B | B5B_N0 | PIN_AB30 | 2.5 V |
| <b>b</b> [3]        | Input  | PIN_AD30 | 5B | B5B_N0 | PIN_AD30 | 2.5 V |
| <b>b</b> [2]        | Input  | PIN_AC28 | 5B | B5B_N0 | PIN_AC28 | 2.5 V |
| ▶ b[1]              | Input  | PIN_V25  | 5B | B5B_N0 | PIN_V25  | 2.5 V |
| <mark>-</mark> b[0] | Input  | PIN_W25  | 5B | B5B_N0 | PIN_W25  | 2.5 V |
| seg7_a[6]           | Output | PIN_W17  | 4A | B4A_N0 | PIN_W17  | 2.5 V |
| seg7_a[5]           | Output | PIN_V18  | 4A | B4A_N0 | PIN_V18  | 2.5 V |
| seg7_a[4]           | Output | PIN_AG17 | 4A | B4A_N0 | PIN_AG17 | 2.5 V |
| seg7_a[3]           | Output | PIN_AG16 | 4A | B4A_N0 | PIN_AG16 | 2.5 V |
| seg7_a[2]           | Output | PIN_AH17 | 4A | B4A_N0 | PIN_AH17 | 2.5 V |
| ut seg7_a[1]        | Output | PIN_AG18 | 4A | B4A_N0 | PIN_AG18 | 2.5 V |
| seg7_a[0]           | Output | PIN_AH18 | 4A | B4A_N0 | PIN_AH18 | 2.5 V |
| seg7_b[6]           | Output | PIN_AF16 | 4A | B4A_N0 | PIN_AF16 | 2.5 V |
| seg7_b[5]           | Output | PIN_V16  | 4A | B4A_N0 | PIN_V16  | 2.5 V |
| seg7_b[4]           | Output | PIN_AE16 | 4A | B4A_N0 | PIN_AE16 | 2.5 V |
| seg7_b[3]           | Output | PIN_AD17 | 4A | B4A_N0 | PIN_AD17 | 2.5 V |
| seg7_b[2]           | Output | PIN_AE18 | 4A | B4A_N0 | PIN_AE18 | 2.5 V |
| ut seg7_b[1]        | Output | PIN_AE17 | 4A | B4A_N0 | PIN_AE17 | 2.5 V |
| seg7_b[0]           | Output | PIN_V17  | 4A | B4A_N0 | PIN_V17  | 2.5 V |
| seg7_s_3to0[6]      | Output | PIN_AD21 | 4A | B4A_N0 | PIN_AD21 | 2.5 V |
| seg7_s_3to0[5]      | Output | PIN_AG22 | 4A | B4A_N0 | PIN_AG22 | 2.5 V |
| eut seg7_s_3to0[4]  | Output | PIN_AE22 | 4A | B4A_N0 | PIN_AE22 | 2.5 V |
| seg7_s_3to0[3]      | Output | PIN_AE23 | 4A | B4A_N0 | PIN_AE23 | 2.5 V |
| seg7_s_3to0[2]      | Output | PIN_AG23 | 4A | B4A_N0 | PIN_AG23 | 2.5 V |
| seg7_s_3to0[1]      | Output | PIN_AF23 | 4A | B4A_N0 | PIN_AF23 | 2.5 V |
| seg7_s_3to0[0]      | Output | PIN_AH22 | 4A | B4A_N0 | PIN_AH22 | 2.5 V |
| ut seg7_s_7to4[6]   | Output | PIN_AF21 | 4A | B4A_N0 | PIN_AF21 | 2.5 V |
| seg7_s_7to4[5]      | Output | PIN_AG21 | 4A | B4A_N0 | PIN_AG21 | 2.5 V |
| eut seg7_s_7to4[4]  | Output | PIN_AF20 | 4A | B4A_N0 | PIN_AF20 | 2.5 V |
| seg7_s_7to4[3]      | Output | PIN_AG20 | 4A | B4A_N0 | PIN_AG20 | 2.5 V |
| seg7_s_7to4[2]      | Output | PIN_AE19 | 4A | B4A_N0 | PIN_AE19 | 2.5 V |
| seg7_s_7to4[1]      | Output | PIN AF19 | 4A | B4A NO | PIN AF19 | 2.5 V |



## 模擬 Simulation

|   | ▶ a      | B 0000    | 0000 0111       | 1010    | 0001    | 0111    | 0110    | 0001    | 0011    |
|---|----------|-----------|-----------------|---------|---------|---------|---------|---------|---------|
|   | ▶ b      | B 0110    | 0110            | 0001    |         | 1110    |         | 1001    | 0010    |
| * | ▶ seg7_a | B 0000001 | 0000001 0001111 | 0001000 | 1001111 | 0001111 | 1100000 | 1001111 | 0000110 |
| * | ▶ seg7_b | B 1100000 | 1100000         | 1001111 |         | 0110000 |         | 0001100 | 0010010 |
| * | ▶ seg7_s | В 0000001 | 0000001 000     | 0001000 |         | 0010010 | 1001100 | 0001100 | 1100000 |
| * | ▶ seg7_s | В 0000001 | 0000001 0010010 | 0000    | 0001    | 1100000 | 0100100 | 0000    | 0001    |

#### **RTL Module**





#### 問題與心得

#### 110310138 劉千榮

這題是以閘邏輯的概念實作乘法器,四位元只比三位元多加一行。所以我們繼續使用先前製作好的電路,將結果直接輸出,就會得到一模一樣的電路,只不過描述的方式不同而已。



